ARM Cortex-X2

ARM Cortex-X2是一个基于ARMv9-A64位指令集架构设计的中央处理器以及ARM内核。由安谋控股旗下奥斯汀设计中心的奥斯汀团队设计,而且是ARM Cortex-X 定制 (CXC) 计划的一部分[2]

ARM Cortex-X2
产品化2021
设计团队由安谋控股
微架构ARM Cortex-X2
指令集架构ARMv9-A
一级缓存128 KiB (64 KiB I-cache with parity, 64 KiB D-cache) 每核
二级缓存512–1024 KiB 每核
三级缓存512 KiB – 8 MiB (optional)
CPU主频范围2.84 GHz[1]  至 3.92 GHz[1] 
上代产品ARM Cortex-X1
继任产品ARM Cortex-X3
相关产品ARM Cortex-A710


与ARM Cortex-X1的架构变化

ARM Cortex-X1与Cortex-X2的变化有:[3][4][5]

  • 调度阶段从2个周期减少到1个周期,并且流水线从11条减少到10条
  • 重排序缓冲区增加了30%,从224个增加到288个
  • dTLB从40个增加到48个,增加了 20%
  • 支持 SVE2 SIMD
  • 支持Bfloat16数据类型
  • 不再支持Aarch32
  • 将具有8MB L3缓存的Cortex-X2与有4MB L3缓存的ARM Cortex-X1进行比较
    • 整数性能提高16%
    • 机器学习性能提高100%

上市产品

拓展阅读

ARM Cortex-A710

参考文献

  1. Dr. Ian Cutress. . anandtech.com. AnandTech. December 14, 2021 [March 3, 2022]. (原始内容存档于2022-04-22).
  2. Ltd, Arm. . Arm | The Architecture for the Digital World. [2021-12-02]. (原始内容存档于2022-04-16) (英语).
  3. . WikiChip Fuse. 2021-05-25 [2021-12-03]. (原始内容存档于2022-04-22) (美国英语).
  4. Frumusanu, Andrei. . www.anandtech.com. [2021-12-03]. (原始内容存档于2022-04-24).
  5. . developer.arm.com. [2021-12-03]. (原始内容存档于2021-12-03).
  6. . i.mediatek.com. 17 November 2021 [2021-12-02]. (原始内容存档于2022-03-07).
  7. . www.qualcomm.com. 17 November 2021 [2021-12-02]. (原始内容存档于2022-03-07).
  8. . [2022-03-26]. (原始内容存档于2022-01-24).
This article is issued from Wikipedia. The text is licensed under Creative Commons - Attribution - Sharealike. Additional terms may apply for the media files.